Документация по MALT_SDK

 

Раздел документации является единым местом для размещения необходимой для пользователя документации по работе с MALT_SDK и другими продуктами MALTsystem.

 


Руководство программиста

Не смотря на поддержку компилятора GNU, С/С++ система имеет свои особенности. Поэтому мы предлагаем вам воспользоваться Руководством программиста. Оно позволит не только ознакомиться с возможностями и особенностями системы, но и предложит варианты и решения по написанию более эффективных программ, тестов и примеров.

 

Руководство программиста. Выпуск 1.8 (05.08.2019)

 

Контактная информация


Если при знакомстве с WEB_SDK у вас возникли вопросы, предложения или проблемы, не освещенные ранее, то cвяжитесь с нами!

 

 

  • Монахов А.М., Лукьянченко Г.А., Уманский М.В., Елизаров С.Г. Проектирование аппаратного ускорителя моделирования RTL. Микроэлектроника 2024.

 

Скачать PDF

 

 

  • Монахов А.М., Михайлов Д.В., Лукьянченко Г.А., Елизаров С.Г. Применение открытых IP-ядер для построения СнК с Linux. Микроэлектроника 2023.

 

Скачать PDF

 

 

  • Уманский М.В., Елизаров С.Г., Лукьянченко Г.А., Черных Е.А. Адаптация DRC и LVS правил для техпроцессов «тоньше» 110 нм под работу с открытыми инструментами. Микроэлектроника 2023.

 

Скачать PDF

 

 

  • Иванов Д.М., Елизаров С.Г. PAM4 DSP для приёмопередатчиков с дальностью передачи до 80 км для использования в распределённых центрах обработки данных. Микроэлектроника 2023.

 

Скачать PDF

 

 

  • Лукьянченко Г.А., Монахов А.М., Уманский М.В., Елизаров С.Г. Разработка СнК с ПЛИС в открытых инструментах. Открытая конференция ИСП РАН 2022.

 

Скачать PDF

 

 

  • Уманский М.В., Лукьянченко Г.А., Монахов А.М., Черных Е.А. Возможности использования открытых инструментов для автоматизации адаптации PDK к OpenLane. Открытая конференция ИСП РАН 2022.

 

Скачать PDF

 

 

  • Елизаров С.Г. Высокоскоростные волоконно-оптические интерфейсы для микроэлектроники на базе интегрально-фотонных чиплетов: состояние дел в отрасли и перспективы развития. Микроэлектроника 2022.

 

Скачать PDF

 

          • Монахов А.М., Лукьянченко Г.А., Уманский М.В., Елизаров С.Г. Открытые маршруты синтеза цифровых схем от RTL до GDS, состояние дел в отрасли и практические результаты. Микроэлектроника 2022.

 

Скачать PDF

 

                • Елизаров С.Г. Перспективы использования open-source ПО и IP для разработки микросхем. Микроэлектроника 2022.

 

Скачать PDF

 

                    • Елизаров С.Г., Гончаров С.Г., Лукьянченко Г.А., Монахов А.М., Смелянский Р.Л. Масштабируемый вычислительный тракт высокопроизводительных сетевых коммутаторов для перспективных подходов обработки трафика. Микроэлектроника 2020.

 

Скачать PDF

 

                    • Елизаров С.Г. Специализированные процессоры. Форсайт направления " процессоры" на основе технологии российский дизайн-центров. Микроэлектроника 2020.

 

Скачать PDF

 

Материалы семинара компании Mentor:

 

                    • Martin Niehoff. Calibre DRC, LVS and DFM overview.

 

Скачать PDF

 

                    • Alain Gonier, Shaun Bridges, Romain Petit. Veloce Technology Overview.

 

Скачать PDF

 

                    • Рабоволюк Алексей. Маршрут проектирования СБИС Mentor Graphics Tanner.

 

Скачать PDF

 

                    • Martin Niehoff. CalibrePTO flow.

 

Скачать PDF

 

                    • Андрей Лохов. Обзор маршрута проектирования ИС компании Mentor Graphics.

 

Скачать PDF

 

                    • Денис Лобзов. Mentor, A Siemens Business.

 

Скачать PDF

 

                    • Денис Лобзов. Ваши возможности в разработке электронных систем.

 

Скачать PDF

 

                    • Андрей Лохов. Обзор решений Mentor Graphics в области проектирования систем на печатных платах.

 

Скачать PDF

 

                    • Tanner EDA Solutions General MEMS Overview.

 

Скачать PDF

 

                    • Кирилл Никеев. Проектирование сложных систем и микросистем на печатных платах в среде Mentor Xpedition.

 

                    • Илья Чайковский. Управление данными при проектировании микросистем в ECAD и интеграция с PLM/PDM системами предприятия.

 

Скачать PDF

 

                    • CADFlo. Тепловой анализ электроники.

 

Скачать PDF

 

                    • KEYASIC. Discipline & Good Practise of the ASIC/SoC Design Methodology.

 

Скачать PDF

 

                    • KEYASIC. Front end design methodology. Synthesis, timing closure.

 

Скачать PDF

 

                    • KEYASIC. Libraries and Design IPs

 

Скачать PDF

 

                    • KEYASIC. P&R and Links of FE-BE

 

Скачать PDF

 

                    • KEYASIC. ASIC/SoC Integration and Verification

 

Скачать PDF

 

                    • KEYASIC. Test Development, Test Strategy and Good Practice

 

Скачать PDF

 

                    • KEYASIC. Package Strategy, Package Design & Good Practice

 

Скачать PDF

 

                    • Carl Ramey TILE-Gx100 ManyCore Processor: Acceleration Interfaces and Architecture// TILERA, presented at Hot Chips 23, 2016

 

Скачать PDF

 

                    • Many-Core Fabricated Chips Information Page.

 

Скачать PDF

 

 

 

ПЛИС - Программи́руемая логи́ческая интегра́льная схе́ма (англ. programmable logic device, PLD) — электронный компонент, используемый для создания цифровых интегральных схем. В отличие от обычных цифровых микросхем, логика работы ПЛИС не определяется при изготовлении, а задаётся посредством программирования (проектирования). Для программирования используются программатор и IDE (отладочная среда), позволяющие задать желаемую структуру цифрового устройства в виде принципиальной электрической схемы или программы на специальных языках описания аппаратуры: Verilog, VHDL, AHDL и др.

 

Память на основе FE-битов — метод работы с памятью, когда в каждой ячейке памяти выделяется отдельный бит, который позволяет управлять её состоянием — блокировать или разблокировать ячейку. Значение 0 означает, что ячейка еще не обрабатывалась (Empty - пусто), значение 1 — что ячейка обработана (Full — полный).

 

 

ОС Minix3 — операционная система с отрытым исходным кодом (хорошо документированным), основанная на микроядре, соответствующая стандарту Posix и обладающая высокой надежностью (драйвера и пользовательские компоненты являются отдельными модулями и отделены от ядра), гибкостью и безопасностью.

 

 

POSIX (англ. portable operating system interface for Unix — переносимый интерфейс операционных систем Unix) — набор стандартов, описывающих интерфейсы между операционной системой и прикладной программой (системный API), библиотеку языка C и набор приложений и их интерфейсов. Стандарт создан для обеспечения совместимости различных UNIX-подобных операционных систем и переносимости прикладных программ на уровне исходного кода, но может быть использован и для не-Unix систем.

 

 

Многопоточность (легкие потоки) — в противоположность тяжелым потокам, контекст потока гораздо меньшего объема и накладные расходы по переключению между легкими потоками существенно ниже.

 

Компактное ядро — отдельный предельно простой процессор, описанный с помощью языка VHDL и реализованный в ПЛИС.

 

 

 

 

На нашем сайте размещены материалы, прямо или косвенно связанные с проектом, в том числе книги, курсы лекций и монографии по микропроцессорам и микропроцессорным системам. В разделе Статьи размещены популярные статьи и патенты по тематике проекта.

 

Следующая информация предназначена для тех, кто является владельцем авторских прав на материалы, размещенные на страницах ресурса, и считает, что их публикация нарушает их права.

 

Все материалы, представленные на сайте, носят исключительно ознакомительный (образовательный) характер. Дальнейшее использование посетителями представленной на сайте информации не влечет за собой никакой ответственности создателей и владельцев сайта, в том числе материальной, в силу некоммерческого характера сайта, а также судебного преследования за нарушение авторских прав.

 

Обладатели авторских прав на материалы, опубликованные на сайте, выступающие против их дальнейшего размещения и распространения, могут обратиться к администрации сайта с просьбой об их удалении. В этом случае потребуется:

 

1) Документальное подтверждение авторских прав, а именно:

 

- скан документа с печатью в цветном формате или оттенках серого,

- сообщение электронной почты, отправленное с официального домена компании-правообладателя или с официального электронного почтового ящика физического лица – владельца авторских прав,

- любая другая контактная информация, дающая возможность однозначно идентифицировать субъект, обладающий авторскими правами.

 

2) Текст, который будет размещен на странице сайта, где опубликован материал, подлежащий удалению. В нем могут быть указаны контактные данные правообладателя, а также условия, на которых пользователи сайта смогут получить заинтересовавшую их информацию;

3) Контактная информация для сообщений от администрации ресурса, включая настоящее имя, почтовый адрес, действующий номер телефона и адрес электронной почты;

4) Прямые ссылки на страницы сайта, на которых опубликован материал, нарушающий авторские права и подлежащий удалению.

 

При выполнении этих условий удаление материалов будет произведено администрацией сайта в течение 48 часов после получения письма.

 

  • Иванов Д.М., Елизаров С.Г., Копаев И.А., Боннет Я.В., Галдин И.В. PAM4 DSP для оптических приемо-передатчиков малой дальности// Наноиндустрия. Спецвыпуск, Россия, 2024, 10s, том 17 (128).

    В данной работе рассмотрены ключевые компоненты цифрового сигнального процессора (DSP) для приемника ВОЛС с модуляцией PAM4, а именно: модуль восстановления синхронизации, модуль адаптивной фильтрации, модуль компенсации нелинейности и модуль коррекции неоднородности смещения и усиления СубАЦП. Полученные алгоритмы были проверены в макете линии связи, где были получены скорости до 25,60 Гбит/с.

 

Скачать PDF

 

  • Михеев Н.Г., Антонюк В.А., Елизаров С.Г., Лукьянченко Г.А.  Возможности многоядерных процессоров MALT в задачах обработки изображений// Вычислительные методы и программирование, Россия, 2020.

    В статье рассматриваются результаты экспериментальной оценки производительности и энергоэффективности многоядерных процессоров MALT в задачах обработки изображений на примере фильтрации изображения с помощью оператора Собеля. Измерения осуществлялись с использованием низкоуровневого эмулятора MALTemu, прототипа процессора в ПЛИС и экспериментальной СБИС модели MALT–Cv2 Rev1. Полученные результаты сравниваются с аналогичными результатами для процессоров общего назначения (последовательная реализация) и графических процессоров с поддержкой технологии CUDA.

 

Скачать PDF

 

  • Ahmed A. Abdelrahman, Mohamed M. Fouad, Hisham Dahshan.  High Performance CUDA AES Implementation: A Quantitative Performance Analysis Approach// Военный технический Колледж, Каир, Египет, 2017.

    В работе представлена реализация шифрования AES-128 ECB на трех разных архитектурах графических процессоров (Kepler, Maxwell и Pascal).

 

Скачать PDF

 

  • Удальцов В.А., Павлов В.Э. Увеличение скорости работы алгоритма шифрования «КУЗНЕЧИК» с использованием технологии CUDA.// "Теория. Практика. Инновации", 2017, Апрель

    В статье рассматривается симметричный алгоритм блочного шифрования «Кузнечик» ГОСТ Р 34.12-2015 и технология NVIDIA CUDA, позволяющая использовать мощность графического процессора для увеличения вычислительной производительности. В работе показано преимущество в скорости работы алгоритма шифрования использующего для расчетов мощности графического процессора.

 

Скачать PDF

 

  • Brent Bohnenstiehl, Aaron Stillmaker, Jon Pimentel, Timothy Andreas, Bin Liu, Anh Tran, Emmanuel Adeagbo, Bevan Baas A 5.8 pJ/Op 115 Billion Ops/sec, to 1.78 Trillion Ops/sec 32nm 1000-Processor Array// University of California, Davis, 2016.

    1000 программируемых процессоров и 12 независимых модулей памяти, способных одновременно обслуживать как запросы данных, так и запросы команд, интегрированы в 32-нм КМОП-устройство PD-SOI. При напряжении 1,1 В процессоры работают в среднем с частотой 1,78 ГГц, обеспечивая максимальную общую скорость вычислений чипа 1,78 трлн команд / сек. при напряжении 0,84 В 1000 ядер выполняют 1 трлн команд / сек, рассеивая 13,1 Вт.

 

Скачать PDF

 

  • Ayesha Khalid, Goutam Paul, Anupam Chattopadhyay. New Speed Records for Salsa20 Stream Cipher Using an Autotuning Framework on GPUs // Jadavpur University, Индия, 2016

    В данной работе предлагается эффективная методология реализации параллельных криптографических функций данных в режиме пакетной обработки на современных графических процессорах в целом и оптимизации для Salsa20 в частности.

 

Скачать PDF

 

  • Кролевецкий Алексей. Производительность ГОСТ-шифрования на х86- и GPU-процессорах. // “Storage News”, 2014, № 4 (60),   www.storagenews.ru

    В статье представлены результаты тестирования оптимизированных алгоритмов шифрования ГОСТ, полученные в сентябре и марте 2014 г. компанией “Код Безопасности”, на новых серверных процессорах Intel, а также на графических процессорах различных производителей.

 

Скачать PDF

 

  • T. Hruby et al., Keep net working - on a dependable and fast networking stack, Boston, MA, USA USA, 2012.

    В статье обсуждаются в общих чертах последствия проектирования многосерверных систем и подробно рассмотрена реализация и оценка более надежного сетевого стека.

 

Скачать PDF

 

    • E. Painkras et al., SpiNNaker: A Multi-Core System-on-Chip for Massively-Parallel Neural Net Simulation, The University of Manchester, United Kingdom, 2012.

      В статье описывается система SpiNNaker, предназначенная для моделирования до миллиарда импульсных нейронов в режиме реального времени.

 

Скачать PDF

 

      • И.Тарасов. Опыт применения ПЛИС в исследовательской и конструкторской деятельности. Сборник статей региональной научно-практической конференции «Системы обработки сигналов на базе ПЛИС и цифровых сигнальных процессоров», стр. 16, 2011, Барнаул.

        В статье рассмотрены подходы к проектированию устройств класса "система на кристалле", приведены их достоинства и недостатки. Также описан опыт использования ПЛИС для решения задач при проведении научно-исследовательских и опытно-конструкторских работ на базе физического факультета Ковровской государственной технологической академии имени В.А. Дегтярева.

 

Скачать PDF

 

      • ПЛИС пытаются "встроиться". Электронные компоненты, 24 мая 2011 г.

        В статье рассказывается о тенденции ПЛИС перейти в разряд встраиваемых систем.

 

Скачать PDF

 

      • А.Калачев. Высокопроизводительные многоядерные процессоры для встраиваемых систем. // Компоненты и технологии, 2010, №2

        В статье рассмотрены структуры и параметры многоядерных процессоров, предназначенных для широкого спектра встраиваемых приложений — от мобильных устройств до компактных серверных и суперкомпьютерных систем. Представлены как известные процессоры, так и экспериментальные разработки, с количеством ядер от нескольких десятков до сотен. Сделано сравнение многоядерных процессоров по параметрам: общая производительность, энергопотребление, производительность отдельного ядра, скорость обмена с внешними устройствами или соседними процессорами.

 

Скачать PDF

 

 

      • В.Корнеев. Модель программирования: Смена парадигмы. // Открытые системы, 2010, №3

        После ошеломляющего рывка в росте производительности, вызванного построением «параллельных» суперкомпьютеров из коммерчески доступных компонентов, и выявления проблем, препятствующих дальнейшему повышению быстродействия, пришло осознание того, что параллельная обработка требует особых архитектурных решений.

 

Скачать PDF

 

        • Dongrui Fan, Nan Yuan, Junchao Zhang, et al. Godson-T: An Efficient Many-Core Architecture for Parallel Program Executions. Journal of Computer Science and Technology, Nov. 2009, 24(6):1061-1073.

          В этой статье предлагается многоядерная архитектура GodsonT. С одной стороны, Godson-T имеет региональный протокол когерентности кэша, асинхронные агенты передачи данных и аппаратно поддерживаемые механизмы синхронизации, чтобы обеспечить полный потенциал для высокой эффективности использования ресурсов на кристалле. С другой стороны, Godson-T имеет высокоэффективную систему выполнения и универсальные параллельные библиотеки, которые делают этот многоядерный дизайн гибко программируемым.

 

Скачать PDF

 

        • А.Фролов, Д.Волков. Оценка быстродействия нерегулярного доступа к памяти. //Открытые системы, 2008, №1

          Расширение пропасти между производительностью процессоров и скоростью доступа к памяти, появление приложений, интенсивно взаимодействующих с памятью через единое адресное пространство, стимулировали создание вычислительных систем с новой архитектурой. Однако для оценки таких систем традиционные тесты уже не подходят. Пришло время тестов «анти-Linpack».

 

Скачать PDF

 

        • В.Корнеев. Программная настраиваемость аппаратной структуры. //Открытые системы, 2007, №10

          Среди существующих путей увеличения производительности, таких как наращивание тактовой частоты, повышение параллелизма и программная настраиваемость структуры для аппаратной реализации вычислений, первые два уже хорошо освоены, а третий только начинает применяться. Однако первые два пути уже практически исчерпали возможности дальнейшего повышения производительности без применения их в комбинации с программной настраиваемостью структуры. Поэтому для построения современных высокопроизводительных систем необходимо применение реконфигурируемых структур, настраиваемых на исполнение алгоритмов.

 

Скачать PDF

 

        • А.Слуцкин, Л.Эйсымонт. Российский суперкомпьютер с глобально адресуемой памятью. // Открытые системы, 2007, №9.

          В пылу массового увлечения вычислительными кластерами часто забывают, что эти системы непригодны для решения задач, требующих эффективной работы с глобально адресуемой памятью большого объема. Оказывается, что коэффициент полезного использования кластеров на таких задачах не превышает 5-10%, а в ряде случаев равен 0,1-1%. В силу характерных тенденций развития элементной базы данная проблема только обостряется, хотя количество задач такого класса растет. На Западе проблема создания вычислительных систем для эффективной работы с огромными массивами данных решается на уровне федеральных программ, а в России — в рамках работ по созданию перспективного суперкомпьютера с глобально адресуемой памятью.

 

Скачать PDF

 

        • P.M. Kogge et al., Computer Systems with Lightweight Multithreaded Architectures, U.S. Patent 7,584,332.

          В патенте описан способ обработки запроса на доступ к ячейке памяти программным потоком, выполняемым процессором в вычислительной системе облегченной многопоточной архитектуры, а также метод оценки поля расширения ячейки памяти для определения состояния поля значений ячейки. Метод, описанный в патенте, позволяет фактически достигать увеличения параллелизма и сокращения задержек. Метод идеально подходят для реализации с использованием современных технологий СБИС-чипов, таких как многоядерные чипы и PIM-чипы.

 

Скачать PDF

 

        • Тарасов И. Проектирование конфигурируемых процессоров на базе ПЛИС. // Компоненты и технологии, 2006, № 2. – с. 78–83

          Данная статья посвящена вопросам проектирования конфигурируемых, или софт-процессоров, которые способны придать проекту на базе ПЛИС все элементы стандартной микроконтроллерной системы, включая возможность программирования полученного устройства с помощью обычных языков высокого уровня.

 

Скачать PDF

 

          • Л.Черняк. Ядра и потоки современных микропроцессоров. // Открытые системы, 2005, №12

            Ресурс экстенсивного роста производительности за счет увеличения сложности и тактовой частоты процессоров себя исчерпал. Для того чтобы по-прежнему шагать в ногу с законом Мура, требуются новые архитектурные решения, основанные на росте числа процессорных ядер на кристалле и количества обрабатываемых ими потоков.

 

Скачать PDF

 

          • V.Vlassov and C.A.Moritz, Efficient Fine Grained Synchronization Support Using Full/Empty Tagged Shared Memory and Cache Coherency, Department of Teleinformatics, Royal Institute of Technology, Stockholm, Sweden, 2000.

            В этом отчете предлагается новый эффективный способ поддержки мелкозернистых механизмов синхронизации на мультипроцессорах. Здесь предлагается разработать иерархию полной / пустой помеченной памяти с агрессивной аппаратной поддержкой для мелкозернистой синхронизации . Наша цель состоит в том, чтобы улучшить производительность механизма полной/пустой синхронизации, например реализованного в машине MIT Alewife, путем интеграции механизма когерентности кэша с механизмом полной / пустой синхронизации. synchronization.To для достижения этой цели мы предлагаем обрабатывать ошибки синхронизации таким же образом, как промахи кэша в свободном от блокировки кэше. В нашем проекте мы предполагаем, что операция полной/пустой памяти приостанавливается при пропуске синхронизации (по аналогии с пропуском кэша), ожидая в памяти, пока этот промах будет разрешен.

 

Скачать PDF

 

Aaron Thomas Stillmaker. Design of Energy-Efficient Many-Core MIMD GALS Processor Arrays in the 1000-Processor Era.2015.

A. Стилмейкер. Проектирование энергоэффективных многоядерных процессорных массивов MIMD GALS в эпоху 1000-ядерных процессоров. 2015.

Диссертационная работа по философии в области электротехники и вычислительной техники, выполненная в университете Калифорнии. В диссертации представлен разработанный физический поток проектирования и методология проектирования для создания цифрового чипа. Обсуждается ряд конструктивных соображений, включая проектирование модулей, проектирование электросетей, физические требования к DVFS, связи и компоновку на уровне чипа.

 

Скачать PDF

 

С.Г. Бобков. Высокопроизводительные вычислительные системы / под ред. академика РАН В.Б. Бетелина. – М.: НИИСИ РАН, 2014.
Основными ограничивающими факторами развития высокопроизводительных микропроцессоров и вычислительных систем в целом является повышение потребления питания СБИС и снижение их надёжности при переходе на суб-100 нм технологические нормы изготовления и увеличении числа транзисторов в СБИС до сотен миллионов.

 

Скачать PDF

 

Д.М. Харрис и С.Л. Харрис. Цифровая схемотехника и архитектура компьютера. Учебник Дэвида Харриса и Сары Харрис «Цифровая схемотехника и архитектура компьютера», второе издание, 2012, сводит вместе миры программного обеспечения и аппаратуры, являясь одновременно введением и в разработку микросхем, и в низкоуровневое программирование для студентов младших курсов. Этот учебник развивает традиции знаменитого более раннего вводного учебника «Архитектура компьютера и проектирование компьютерных систем» от Дэвида Паттерсона и Джона Хеннесси, причем соавтор предыдущего учебника Дэвид Паттерсон сам рекомендовал учебник от Харрисов как более доступный и детальный.

 

Скачать PDF

 

J.L.Hennessy, D.A.Patterson. Computer Architecture: A Quantitative Approach. 2007.

Д. Хэнесси, Д.Паттерсон. Архитектура компьютера: количественный подход.

Это отличный учебник по всем аспектам: превосходно раскрыты идеи и методы, которые определяют искусство организации компьютера и дизайна,  и представлен всеобъемлющий охват темы.

 

Скачать PDF


И.В. Антошина, Ю.Т. Котов. Микропроцессоры и микропроцессорные системы (аналитический обзор). 2005
При разработке микропроцессорных систем практически всегда стоит вопрос выбора оптимального состава аппаратурных средств и, прежде всего, микропроцессоров, обеспечивающих получение максимально возможной эффективности работы системы. В данной работе проведен обзор наиболее известных существующих микропроцессоров и общих принципов построения систем на их основе.

 

Скачать PDF

 

High Performance Computers and Export Control Policy: Issues for CongressCRS Report for Congress.  May, 2005

Высокопроизводительные компьютеры и политика контроля экспорта: вопросы для Конгресса. Доклад Исследовательской службы Конгресса для Конгресса США. Май, 2005

В докладе обсуждаются изменения администрационного закона на экспорт компьютерных технологий. Приводятся аргументы неэффективности ограничений, описываются последствия для национальной безопасности, а также влияние на американские коммерческие интересы.

 

Скачать PDF

  

J.A.Fisher, P.Faraboschi, C.Young. Embedded Computing: A VLIW Approach to Architecture, Compilers, and Tools. 2005.

Д.Фишер, П.Фарабочи, К.Янг. Встроенная вычислительная техника: подход к архитектуре VLIW, компиляторы и инструменты.

Нет сомнений, что встроенные вычисления являются новым рубежом компьютерного исследования. Существует также мнение, что VLIW технология является чрезвычайно мощной в этой области.

 

Скачать PDF

 

Dally W. J., Towles B. P. Principles and practices of interconnection networks. Elsevier, 2004.

B. Дэйли, Б.Тоулс. Принципы и практические аспекты сетей. Elsevier, 2004
Эта книга предлагает подробное и всестороннее изложение основных принципов проектирования сетей межсоединений, наглядно иллюстрируя их многочисленными примерами, упражнениями по главам и примерами из практики. Здесь приведены аппаратные описания концепций, что позволяет дизайнеру видеть все этапы процесса от абстрактного проектирования до конкретной реализации.

 

Скачать PDF

 

П.Г. Круг. Нейронные сети и нейрокомпьютеры. Учебное пособие. МЭИ (ТУ). 2002
Рассматриваются основы нейронных сетей, типовые решаемые задачи, области применения, программные продукты для моделирования, а также современные нейропроцессоры и нейрокомпьютеры.

 

Скачать PDF

П.Г. Круг. Процессоры цифровой обработки сигналов. Учебное пособие. МЭИ (ТУ). 2001
Рассматривается описание базовой архитектуры процессоров цифровой обработки сигналов (ПЦОС) и обзор процессоров серий TMS320 компании Texas Instruments Inc.

 

Скачать PDF

 

S.Goodman, P.Wolcott, G.Burkhart. Building on the Basics: an Examination of High-Performance Computing Export Control Policy in the 1990s. A Report of the Center for International Security and Arms Control. Stanford University. November 1995

С.Гудман, П.Волькот, Г.Буркарт. Опираясь на основы: Экспертиза политики контроля экспорта высокопроизводительных компьютеров в 1990 году. Доклад Центра международной безопасности и контроля над вооружениями. Стэнфордский университет. Ноябрь 1995

В работе представлены результаты исследований режима контроля экспорта  высокопроизводительных компьютеров в США, установлена невозможность эффективного управления экспорта и определены пределы управляемости. Правительство США применяет повышенный контроль экспорта для высокопроизводительных компьютеров с целью улучшения национальной безопасности.

 

Скачать PDF

 

Peter Wolcott. Soviet Advanced Technology: the Case of Highperformance Computing. 1993.

П. Волькот. Советские технологии: высокопроизводительные компьютеры. 1993.

Диссертационная работа по философии, выполненная в университете Аризоны. Работа посвящена исследованию технологических инноваций и организационных преобразований, а также исследованиям и разработкам передовых технологий в период индустриализации, ВОВ и холодной войны в СССР в условиях строгого экономического регулирования со стороны государства.

 

Скачать PDF

 

A.Toomsalu. Microprocessor Systems I. Microprocessor Systems Architecture. Lecture Notes. Tallinn University of Technology.

А.Тумсали. Микропроцессорные системы. Архитектура микропроцессорных систем. Конспект лекций. Таллинский университет технологий.

Лекции богаты схемами и наглядными иллюстрациями и посвящены архитектуре микропроцессорных систем. Архитектура является итерационным поиском возможных конструкций на всех уровнях микропроцессорной системы.

 

Скачать PDF

 

А также приложения к книге:

 

Скачать Приложение D: Встраиваемые системы.

 

Скачать Приложение E: Cетей передачи данных.

 

Скачать Приложение F: Векторные процессоры.

 

Скачать Приложение G: Оборудование и программное обеспечение для VLIW и EPIC.

 

Скачать Скачать Приложение H: Крупномасштабная многопроцессорных и научных приложений.

 

Скачать Скачать Приложение I: Компьютерная арифметика.

 

Скачать Приложение J: Обзор архитектур наборов инструкций.

 

Скачать Приложение K: Исторические перспективы и литературы.

Новости